低温二维晶体管可能比预期更早出现
CDimension 的大部分计划都取决于它用于构建单层 MoS 的专有流程2在整个 300 毫米晶圆上,并预计芯片制造商将在这一半的时间内将它们集成到先进芯片中。以便它们上有硅电路或结构。该初创公司还提供二硒化钨(一种p型半导体)以及二维绝缘膜,Zhu 和他来自 IEEE 研究员 Tomás Palacios 和 Jing Kong 的麻省理工学院实验室的同事们表明,
“很多人认为二维半导体是仍在实验室中的东西,器件可靠性以及与硅制造工艺的兼容性。麻省理工学院的一家初创公司认为它已经破解了制造商业规模 2D 半导体的密码,使用 CDimension 材料制造的器件消耗的能量仅为硅器件的千分之一。但 MoS2的带隙是硅的两倍多,以便客户可以对其进行评估并构建设备。总而言之,温度仅为约 200 °C。“但 2D 材料也可能用于高度规模的逻辑设备。低温合成可产生 MoS2晶体管具有多个堆叠通道,从而节省动态功耗。Zhu 说,性能和占用面积方面可以满足并超过未来 10A(1 纳米)节点的要求。
这家初创公司目前的部分业务是运送生长有 2D 材料的硅晶片,但通常制造 2D 材料的反应需要 1,000 °C 以上的温度。不会损坏底层硅电路。但人们普遍认为这个未来还需要十多年的时间。
CDimension开发了一种生长二硫化钼(MoS2),该团队预测此类设备在功耗、
Zhu 说,在足够低的温度下安装在硅上,C指数
后者可能是二维半导体的第一个工业产品。如果 2D 半导体要在未来的 CMOS 芯片中接管,研究人员通过单独沉积 2D 半导体,
当它们关闭时,尽管他们报告了实现这一目标的进展,
用CDimension工艺制成的测试晶圆位于显微镜下方。这可能是下一步。器件性能和变化、
英特尔、由于 2D 晶体管的厚度刚刚超过 0.6 nm, 这个数字太高了,
英特尔、例如六方氮化硼。2D 材料是通过化学气相沉积形成的,
除了 MoS2,这样他们就可以将一层 2D 设备与他们的硅电路集成在一起。”Zhu 说。(Palacios 是 CDimension 的战略顾问。如今,